Исследование внутренних дефектов ПЛИС: ищем черную кошку в темной комнате

в 19:56, , рубрики: fpga, programming, vhdl, ПЛИС, Программирование

Сезон 1. Проект на Virtex5 не работает, хотя на другой партии кристаллов все в порядке.

Однажды случилось так, что плата с кристаллом XC5VSX95T не заработала. Было известно, что это новая партия кристаллов. Для проверки проблемы был написан тест, тестирующий подряд все слайсы FPGA. Тестирование кристаллов показало наличие неисправных модулей LUT, входящих по 4 элемента в состав одного слайса. Оказалось, что триггеры в этих слайсах в порядке, и тогда был создан блок памяти на триггерах, которые в свою очередь созданы на LUT. См. рис. 1. Здесь показан пример триггера на LUT4. Каждая ячейка(бит) в тесте отвечает за один слайс. Триггерная ячейка задействует все четыре LUT слайса. Кристалл был разбит на 5 областей (и в другом тесте 9 областей), которые тестировались отдельно, каждый своей прошивкой. Правильное размещение используемых слайсов регламентировалось атрибутами LOC. Неисправность характеризуется невозможностью изменить состояние тестируемого триггера. Выход такого триггера может читаться 0 или 1, но всегда одинаково. Поэтому сначала память заполнялась 1, и проверялась, потом 0, и проверялась. Полный диапазон слайсов такой: X0Y0 – X91Y159. (14720 слайсов)

Исследование внутренних дефектов ПЛИС: ищем черную кошку в темной комнате - 1

Рис.1

На рисунке 2 проиллюстрирована структура слайса ПЛИС Virtex5 и отмечены неисправные компоненты. Именно LUT5 оказались неисправными. Полный код проекта по известным причинам не размещается. Однако в архиве можно найти VHDL код реализации ячеек памяти на триггерах и на LUT.

Исследование внутренних дефектов ПЛИС: ищем черную кошку в темной комнате - 2

Рис.2

Тестирование 3 плат показало:

BOARD #2 18 BAD SLICES:
SLICE_X26Y120 – SLICE_X26 Y128
SLICE_X27Y120 – SLICE_X27 Y128

BOARD #3 19 BAD SLICES:
SLICE_X26Y120 – SLICE_X26 Y128
SLICE_X27Y120 – SLICE_X27 Y128
SLICE_X26Y129

BOARD #4 19 BAD SLICES:
SLICE_X26Y120 – SLICE_X26 Y128
SLICE_X27Y120 – SLICE_X27 Y128
SLICE_X26Y131

Вывод:
при использовании плат требуется исключать из разработки плохие слайсы командой
CONFIG PROHIBIT=SLICE_X26Y120:SLICE_X27Y128;
CONFIG PROHIBIT=SLICE_X26Y129;
CONFIG PROHIBIT=SLICE_X26Y131;

Или лучше исключить сразу возможные все с запасом:
CONFIG PROHIBIT=SLICE_X26Y120:SLICE_X27Y131;

При нехватке ресурсов возможно организовать симуляцию использования дефектных LUT, чтобы иметь возможность использовать остальные исправные элементы этих слайсов.

Автор: Maksimuzz

Источник

Поделиться

* - обязательные к заполнению поля